HomeSort by relevance Sort by last modified time
    Searched refs:rk_clrreg (Results 1 - 20 of 20) sorted by null

  /external/u-boot/arch/arm/include/asm/arch-rockchip/
hardware.h 17 #define rk_clrreg(addr, clr) writel((clr) << 16, addr) macro
  /external/u-boot/arch/arm/mach-rockchip/
rk3368-board-tpl.c 62 rk_clrreg(sgrf_soc_con_addr(8), SGRF_SOC_CON_SEC);
63 rk_clrreg(sgrf_soc_con_addr(9), SGRF_SOC_CON_SEC);
64 rk_clrreg(sgrf_soc_con_addr(10), SGRF_SOC_CON_SEC);
78 rk_clrreg(&cru->softrst_con[1], DMA1_SRST_REQ);
79 rk_clrreg(&cru->softrst_con[4], DMA2_SRST_REQ);
rk3399-board-spl.c 147 rk_clrreg(&sgrf->slv_secure_con4, 0x2000);
151 rk_clrreg(&grf->emmccore_con[11], 0x0ff);
rk322x-board-spl.c 94 rk_clrreg(SGRF_DDR_CON0, 0x4000);
rk3288-board.c 82 rk_clrreg(&cru->cru_glb_rst_st, GLB_RST_ST_MASK);
  /external/u-boot/arch/arm/mach-rockchip/rk3399/
rk3399.c 53 rk_clrreg(GRF_EMMCCORE_CON11, 0x0ff);
  /external/u-boot/board/rockchip/evb_rv1108/
evb_rv1108.c 45 rk_clrreg(&grf->gpio3c_iomux, GPIO3C3_MASK | GPIO3C2_MASK);
  /external/u-boot/arch/arm/mach-rockchip/rk3368/
rk3368.c 89 rk_clrreg(&cru->softrst_con[1], MCU_PO_SRST_MASK | MCU_SYS_SRST_MASK);
  /external/u-boot/drivers/reset/
reset-rockchip.c 72 rk_clrreg(priv->base + (bank * 4), BIT(offset));
  /external/u-boot/drivers/clk/rockchip/
clk_rk3288.c 169 rk_clrreg(&pll->con3, 1 << PLL_RESET_SHIFT);
786 rk_clrreg(&cru->cru_clksel_con[6], 1 << 15);
814 rk_clrreg(&cru->cru_clkgate_con[16], 1 << 9);
819 rk_clrreg(&cru->cru_clkgate_con[7], 1 << 9);
clk_rk3328.c 668 rk_clrreg(&grf->mac_con[1], BIT(10));
705 rk_clrreg(&grf->soc_con[4], BIT(14));
clk_rk3368.c 116 rk_clrreg(&pll->con3, PLL_RESET_MASK);
535 rk_clrreg(&cru->clksel_con[43], GMAC_MUX_SEL_EXTCLK);
clk_rk3128.c 67 rk_clrreg(&pll->con1, 1 << PLL_PD_SHIFT);
clk_rk3188.c 114 rk_clrreg(&pll->con3, 1 << PLL_RESET_SHIFT);
clk_rk322x.c 70 rk_clrreg(&pll->con1, 1 << PLL_PD_SHIFT);
clk_rk3399.c 955 rk_clrreg(&priv->cru->clksel_con[19], BIT(4));
    [all...]
  /external/u-boot/drivers/ram/rockchip/
dmc-rk3368.c 143 rk_clrreg(&grf->ddrc0_con0, NOC_RSP_ERR_STALL);
151 rk_clrreg(&grf->ddrc0_con0, MSCH0_MAINDDR3_DDR3);
344 rk_clrreg(&cru->softrst_con[10], phy_reset);
346 rk_clrreg(&cru->softrst_con[10], ctl_reset);
sdram_rk322x.c 101 rk_clrreg(&cru->cru_softrst_con[5], 1 << DDRPHY_PSRST_SHIFT |
105 rk_clrreg(&cru->cru_softrst_con[5], 1 << DDRCTRL_PSRST_SHIFT |
sdram_rk3288.c 453 rk_clrreg(&grf->soc_con0, 1 << (8 + channel));
  /external/u-boot/arch/arm/mach-rockchip/rk3036/
sdram_rk3036.c 378 rk_clrreg(&priv->cru->cru_softrst_con[5], 1 << DDRPHY_PSRST_SHIFT |
382 rk_clrreg(&priv->cru->cru_softrst_con[5], 1 << DDRCTRL_PSRST_SHIFT |

Completed in 3777 milliseconds